【7/12更新】2022年4月1日からのCiNii ArticlesのCiNii Researchへの統合について

A 0.4-to-1V 1MHz-to-2GHz switched-capacitor adiabatic clock driver achieving 55.6% clock power reduction

収録刊行物

関連論文

もっと見る

関連研究データ

もっと見る

関連図書・雑誌

もっと見る

関連博士論文

もっと見る

関連プロジェクト

もっと見る

関連その他成果物

もっと見る

詳細情報

  • CRID
    1370850094582761732
  • データソース種別
    • Crossref
ページトップへ