Packed SIMD型命令を持つプロセッサを対象としたハードウェア/ソフトウェア協調合成システムのためのハードウェアユニット生成手法

書誌事項

タイトル別名
  • Packed SIMDガタ メイレイ オ モツ プロセッサ オ タイショウ ト シタ ハードウェア ソフトウェア キョウチョウ ゴウセイ システム ノ タメ ノ ハードウェアユニット セイセイ シュホウ
  • A Hardware Unit Generation Algorithm for a Hardware/Software Cosynthesis System of Digital Signal Processor Cores with Packed SIMD Type Instructions
  • ハードウェア/ソフトウェア協調設計

この論文をさがす

抄録

本稿では,Packed SIMD型命令を持つプロセッサを対象としたハードウェア/ソフトウェア協調合成システムのためのハードウェアユニット生成手法を提案する.ハードウェアユニットを複数の部分機能を実現するハードウェアの組合せで構成することにより,与えられた命令集合を実行できるハードウェアユニットの構成を,高速に複数列挙し,ハードウェアユニットの面積と遅延を見積もることができ,Packed SIMD型命令を持つプロセッサコアを協調合成システムにより得ることができるようになる.計算機実験により本手法の有効性を評価した.

This paper proposes a hardware unit generation algorithm for ahardware/software cosynthesis system of digital signal processors withpacked SIMD type instructions. Given a set of instructions, the proposedalgorithm extracts a set of subfunctions to be required by the hardwareunit and generates more than one architecture candidates for hardwareunits. The algorithm also outputs the estimated area and delay of eachof the generated hardware units. The execution time of the proposedalgorithm is very short and thus it can be easily incorporated into theprocessor core synthesis system. Experimental results demonstrateeffectiveness and efficiency of the alogorithm.

収録刊行物

被引用文献 (4)*注記

もっと見る

参考文献 (16)*注記

もっと見る

詳細情報 詳細情報について

問題の指摘

ページトップへ