再構成可能なコンパレータを活用した自己キャリブレーション機構を有するフラッシュ型ADC

書誌事項

タイトル別名
  • High-Performance Flash ADC Using Reconfigurable Comparators with Self-Calibration Mechanism

抄録

高速通信機器において,スペクトル効率を上げるために高速かつ高解像度の ADC が必要である.しかし,微細トランジスタを用いた高速 ADC では,コンパレータのオフセット電圧のばらつきが線形性を悪化させてしまう.入力対が選択可能である再構成可能なコンパレータでは,入力対の組み合わせを利用することによりオフセット電圧のばらつきを大幅に抑制できる.しかし,従来のキャリブレーションでは長い時間を要する上に,アナログ電位の生成が必要などの問題がある.本論文では,動作中に短時間で自律的にキャリブレーションする手法を提案する.その結果,温度に対してオフセット電圧の変化を抑制できることを述べる.

In high-speed telecommunications equipment, ADCs with high resolution and high speed are needed to increase spectral efficiency. However, high-speed ADCs with scaled transistors have variation in the offset voltage of the comparators which worsen the linearity. In reconfigurable comparators with selectable input pairs, the offset voltage variation can be significantly reduced by taking advantage of combinations of input pairs. However, the conventional calibration technique requires a long time and the generation of analog potentials. This paper proposes a method for self-calibration in a short time during operation. Simulation confirm that the variation of the offset voltage with temperature can be suppressed.

収録刊行物

キーワード

詳細情報 詳細情報について

問題の指摘

ページトップへ