低消費電力プロセッサのための限定的動的再構成アーキテクチャの提案

書誌事項

タイトル別名
  • 低消費電力プロセッサのための限定的動的再構成アーキテクチャ
  • テイショウヒ デンリョク プロセッサ ノ タメ ノ ゲンテイテキ ドウテキ サイコウセイ アーキテクチャ
  • A Restricted Dynamically Reconfigurable Architecture for Low Power Processors

この論文をさがす

抄録

高性能・高エネルギー効率のプロセッサを実現するアプローチとして、対象プログラムのホットパスを可変構造のデータパスにマッピングしアクセラレートするリコンフィギュラブルプロセッサが注目されている。本稿では、処理の内容が多岐にわたり、かつ低消費電力性が強く求められる組込み用途をターゲットとし、Control-Flow Driven Data-Flow Switching (CDDS)可変データパスアーキテクチャを提案する。このアーキテクチャは、(1)動的再構成を必要最小限な範囲に限定することで、柔軟性と低消費電力性の両立を目指す、(2)既存命令列をそのままデータパスにマッピングすることで、既存アーキテクチャからスムーズに移行可能なリコンフィギュラブルプロセッサを目指す、の2点をその特徴とする。予備的な評価として、小規模なプログラムを手動マッピングし、その基本的特性を調査した。

Reconfigurable Processor (RP) has attracted wide attention as an approach to realize high-performance and highly energy-efficient processors by mapping target program's hotpath to a reconfigurable data path. In this paper, we propose Control-Flow Driven Data-Flow Switching(CDDS) variable data path architecture for embedded applications that demand extremely low power consumption and wide-range of usage. This Architecture is characterized by following two features. (1)Aiming to achieve both flexibility and low power consumption by limiting the scope of dynamic reconfiguration, (2)Aiming to smooth migration from the existing architecture by mapping the existing instruction sequence to the data path. As a preliminary evaluation, we have manually mapped small programs to understand fundamental characteristics of the proposed architecture.

収録刊行物

詳細情報 詳細情報について

問題の指摘

ページトップへ