120 MHz, 2.2 mW Low Power Phase-Locked Loop using Dual Mode Logic and its Application as Frequency Divider

この論文をさがす

収録刊行物

被引用文献 (1)*注記

もっと見る

詳細情報 詳細情報について

問題の指摘

ページトップへ