- 【Updated on May 12, 2025】 Integration of CiNii Dissertations and CiNii Books into CiNii Research
- Trial version of CiNii Research Automatic Translation feature is available on CiNii Labs
- Suspension and deletion of data provided by Nikkei BP
- Regarding the recording of “Research Data” and “Evidence Data”
Development of 0.18um node CMOS I/O interface system without by-pass capacitor using novel power supply method and achievement of 6Gbps operation
-
- Akiyama Yutaka
- Meisei University
-
- Ito Tsuneo
- Excel Service
-
- Ito Kyoji
- Renesas NJS
-
- Otsuka Kanji
- Meisei University
Bibliographic Information
- Other Title
-
- 電源供給の工夫によるバイパスキャパシタのない0.18μmノードCMOSI/Oインターフェースシステムの開発と6Gbps動作の確認
Description
本研究は、0.18μmノードのCMOS差動インバータに入出力する配線を伝送線路構造とし、電源、グランドペア線路も低インピーダンスの伝送線路構造(バイパスキャパシタは皆無)とした設計の動作測定を行った。その結果6Gbpsの動作を確認した。高速性能が発現した理由は特に電源・グランドペアの伝送線路の効果が大きいことが判明した
Journal
-
- Proceedings of JIEP Annual Meeting
-
Proceedings of JIEP Annual Meeting 20 (0), 39-41, 2006
The Japan Institute of Electronics Packaging
- Tweet
Keywords
Details 詳細情報について
-
- CRID
- 1390282680532341376
-
- NII Article ID
- 130004589011
-
- Data Source
-
- JaLC
- CiNii Articles
-
- Abstract License Flag
- Disallowed