Transistorを用いたFlip-Flop回路のn進法に就て

書誌事項

タイトル別名
  • New Transistorized Scale-of-n Circuits
  • Transistor オ モチイタ Flip-Flop カイロ ノ n シンホウ ニ シュウテ

この論文をさがす

抄録

type:Article

Transistorized scale-of-3 or scale-of-5 circuits are made with the combinations of the basic scale-of-2 circuits, using feed-back circuits or feed-forward circuits. In this paper we made new transistorized scale-of-3 and scale-of-5 circuits by changing the feeding points of erasing pulse, to change scale-of-4 to scale-of-3, or scale-of-8 to scale-of-5.

Flip-Flop回路のtransistor化は電子計算機或はパルス計測用として最近数多い研究が発表されている。此等はFlip-Flop回路を2進法に用い,此れを縦続に接続したもので,10進法にする場合には適当なFeed-back,或はFeed-forwardをかけて,パルス消去を適当にし,16進法を10進法にかえたものである。考えてみると此のパルス消去の方法は,例えば10進法では2~3の饋還ループがあり,叉on-offの2つの極性があるので,組合せの方法は数多いはずである。本文は此のパルス消去の種々の組合せを考察したもので,どの組合せが最良であるかは一概に判定することは出来ないけれども,夫々一長一短があるので,夫々の用途が考えられる。種々の実用の途も考えられるので報告し御指教を得たいと考える。

identifier:富山大学工学部紀要,12(1/2)

収録刊行物

詳細情報 詳細情報について

問題の指摘

ページトップへ