RDRアーキテクチャを対象とした時間及び面積オーバーヘッドのないフォールトセキュア高位合成手法
書誌事項
- タイトル別名
-
- RDR アーキテクチャ オ タイショウ ト シタ ジカン オヨビ メンセキ オーバーヘッド ノ ナイ フォールトセキュア コウイ ゴウセイ シュホウ
- A Zero Time and Area Overhead Fault-Secure High-Level Synthesis Algorithm for RDR Architectures
- VLSI設計技術
- VLSI セッケイ ギジュツ
この論文をさがす
収録刊行物
-
- 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
-
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 113 (30), 67-72, 2013-05-16
東京 : 電子情報通信学会
- Tweet
キーワード
詳細情報 詳細情報について
-
- CRID
- 1520853832073076480
-
- NII論文ID
- 110009768876
-
- NII書誌ID
- AN10013323
-
- ISSN
- 09135685
-
- NDL書誌ID
- 024583419
-
- 本文言語コード
- ja
-
- NDL 雑誌分類
-
- ZN33(科学技術--電気工学・電気機械工業--電子工学・電気通信)
-
- データソース種別
-
- NDLサーチ
- CiNii Articles