予測投機アーキテクチャラボ 動的情報収集機構および投機実行支援機構を備えたチップマルチプロセッサ向け並列化コンパイラの研究開発/Vコアプロセッサラボ Vコア向けプロセッサアーキテクチャの研究開発
書誌事項
- タイトル別名
-
- ヨソク トウキ アーキテクチャラボ ドウテキ ジョウホウ シュウシュウ キコウ オヨビ トウキ ジッコウ シエン キコウ オ ソナエタ チップマルチプロセッサ ムケ ヘイレツカ コンパイラ ノ ケンキュウ カイハツ Vコアプロセッサラボ Vコア ムケ プロセッサアーキテクチャ ノ ケンキュウ カイハツ
- シリーズ特集:電総研2000年--研究の現状と今後の展開の方向(6)情報技術分野
- シリーズ トクシュウ デンソウケン 2000ネン ケンキュウ ノ ゲンジョウ ト コンゴ ノ テンカイ ノ ホウコウ 6 ジョウホウ ギジュツ ブンヤ
この論文をさがす
収録刊行物
-
- 電子技術総合研究所彙報 / 電子技術総合研究所 編
-
電子技術総合研究所彙報 / 電子技術総合研究所 編 65 (1・2), 11-13, 2001
つくば : 電子技術総合研究所
- Tweet
詳細情報 詳細情報について
-
- CRID
- 1521699229662244864
-
- NII論文ID
- 40002544372
-
- NII書誌ID
- AN00152902
-
- ISSN
- 03669092
-
- NDL書誌ID
- 5727668
-
- 本文言語コード
- ja
-
- NDL 雑誌分類
-
- ZN33(科学技術--電気工学・電気機械工業--電子工学・電気通信)
-
- データソース種別
-
- NDL
- CiNii Articles