1.2W 2.16GOPS/720MFLOPSマルチメディア用組み込みスーパースカラプロセッサ
-
- 須賀 敦浩
- 富士通研究所 システム開発LSI研究所
-
- 久保沢 元
- 富士通研究所 システム開発LSI研究所
-
- 高橋 宏政
- 富士通研究所 システム開発LSI研究所
-
- 安藤 知史
- 富士通研究所 システム開発LSI研究所
-
- 浅田 善己
- 富士通研究所 システム開発LSI研究所
-
- 安里 彰
- 富士通研究所 システム開発LSI研究所
-
- 木村 通秀
- 富士通研究所 システム開発LSI研究所
-
- 桧垣 直志
- 富士通研究所 システム開発LSI研究所
-
- 三宅 英雄
- 富士通研究所 システム開発LSI研究所
-
- 佐藤 富夫
- 富士通研究所 システム開発LSI研究所
-
- 安佛 英明
- 富士通研究所 システム開発LSI研究所
-
- 津田 俊隆
- 富士通研究所 システム開発LSI研究所
書誌事項
- タイトル別名
-
- A 1.2W, 2.16GOPS/720MFLOPS Embedded Superscalar Microprocessor for Multimedia Applications
この論文をさがす
抄録
2.16GOPS/720MFLOPSの動作性能を180MHzの動作周波数と1・2Wの消費電力で実現し、170種類のメディア処理命令を備えたスーパースカラマイクロプロセッサを1.8V, 0.21umCMOSプロセスで製造した。MPEG2(MP@ML)のデコード向けに、SIMDタイプのメディア処理命令をしている。備え、16ビットの整数積和および累積演算を4個同時に実行できるメディア処理専用演算器や可変長符号処理を高速に行なうための演算器を搭載している。
We developed a microprocessor with single instruction multiple data stream (SIMD) architecture and as many as 170 media instructions for multimedia embedded systems. We designed and fabricated the microprocessor via 0.21m CMOS technology, and the chip achieved a performance of 2.16 GOPS/720 MFLOPSμm at a 180 MHz operating frequency with a 1.2 W power dissipation.
収録刊行物
-
- 電子情報通信学会技術研究報告. CPSY, コンピュータシステム
-
電子情報通信学会技術研究報告. CPSY, コンピュータシステム 98 (25), 9-15, 1998-04-24
一般社団法人電子情報通信学会
- Tweet
詳細情報 詳細情報について
-
- CRID
- 1570291227453814016
-
- NII論文ID
- 110003180167
-
- NII書誌ID
- AN10013141
-
- 本文言語コード
- en
-
- データソース種別
-
- CiNii Articles