A-6-5 クリティカルパス最適化フロアプラン指向FPGA高位合成手法のアプリケーション適用評価(A-6.VLSI設計技術,一般セッション)

  • 藤原 晃一
    早稲田大学大学院基幹理工学研究科情報理工・情報通信専攻
  • 川村 一志
    早稲田大学大学院基幹理工学研究科情報理工・情報通信専攻
  • 柳澤 政生
    早稲田大学大学院基幹理工学研究科情報理工・情報通信専攻
  • 戸川 望
    早稲田大学大学院基幹理工学研究科情報理工・情報通信専攻

書誌事項

タイトル別名
  • A-6-5 Evaluation of A Floorplan-aware High-level Synthesis Algorithm Optimizing Critical Path for FPGA Designs

この論文をさがす

収録刊行物

詳細情報 詳細情報について

  • CRID
    1570291227542738304
  • NII論文ID
    110010023118
  • NII書誌ID
    AA12732012
  • ISSN
    2189700X
  • 本文言語コード
    ja
  • データソース種別
    • CiNii Articles

問題の指摘

ページトップへ