メディアアプリケーションを用いた並列化コンパイラ協調型ヘテロジニアスマルチコアアーキテクチャのシミュレーション評価(組込みシステムプラットフォーム)

  • 神山 輝壮
    早稲田大学理工学術院基幹理工学部情報理工学科
  • 和田 康孝
    早稲田大学理工学術院基幹理工学部情報理工学科
  • 林 明宏
    早稲田大学理工学術院基幹理工学部情報理工学科
  • 間瀬 正啓
    早稲田大学理工学術院基幹理工学部情報理工学科
  • 中野 啓史
    早稲田大学理工学術院基幹理工学部情報理工学科
  • 渡辺 岳志
    早稲田大学理工学術院基幹理工学部情報理工学科
  • 木村 啓二
    早稲田大学理工学術院基幹理工学部情報理工学科
  • 笠原 博徳
    早稲田大学理工学術院基幹理工学部情報理工学科

書誌事項

タイトル別名
  • Performance Evaluation of Parallelizing Compiler Cooperated Heterogeneous Multicore Architecture Using Media Applications

この論文をさがす

説明

本稿では,汎用プロセッサコアに加え複数のアクセラレータを1チップ上に集積したヘテロジニアスマルチコアアーキテクチャと,それに協調する自動並列化コンパイラの性能について述べる.コンパイラによる並列性の抽出を考慮して記述されたマルチメディアアプリケーションを用いて,汎用CPUコアを2基,FE-GAを想定したアクセラレータコアを2基搭載したヘテロジニアスマルチコアアーキテクチャ構成で評価したところ,MP3エンコーダでは1つの汎用CPUコアに対して9.82倍,JPEG2000エンコーダでは14.64倍の速度向上率が得られた.

収録刊行物

詳細情報 詳細情報について

  • CRID
    1573105977378559488
  • NII論文ID
    110007138396
  • NII書誌ID
    AA12149313
  • ISSN
    09196072
  • 本文言語コード
    ja
  • データソース種別
    • CiNii Articles

問題の指摘

ページトップへ