A New Simple Configuration for a Wide Margin Josephson Adder using High Gain Direct Coupled Logic Gates : LATE NEWS

この論文をさがす

収録刊行物

詳細情報 詳細情報について

  • CRID
    1573950402208655360
  • NII論文ID
    110003954058
  • NII書誌ID
    AA10457686
  • ISSN
    00214922
  • 本文言語コード
    en
  • データソース種別
    • CiNii Articles

問題の指摘

ページトップへ