High performance phase locked loop realized by improving phase difference integrator characteristics

書誌事項

タイトル
High performance phase locked loop realized by improving phase difference integrator characteristics
タイトル別名
  • 位相差積分回路を改善した位相同期回路の高性能化
  • イソウサ セキブン カイロ オ カイゼンシタ イソウ ドウキ カイロ ノ コウセイノウカ
著者
吉岡, 正浩
著者別名
  • ヨシオカ, マサヒロ
学位授与大学
東京工業大学
取得学位
博士 (工学)
学位授与番号
甲第7602号
学位授与年月日
2009-03-26

この論文をさがす

説明

博士論文

詳細情報 詳細情報について

問題の指摘

ページトップへ