電源供給の工夫によるバイパスキャパシタのない0.18μmノードCMOSI/Oインターフェースシステムの開発と6Gbps動作の確認

書誌事項

タイトル別名
  • Development of 0.18um node CMOS I/O interface system without by-pass capacitor using novel power supply method and achievement of 6Gbps operation

説明

本研究は、0.18μmノードのCMOS差動インバータに入出力する配線を伝送線路構造とし、電源、グランドペア線路も低インピーダンスの伝送線路構造(バイパスキャパシタは皆無)とした設計の動作測定を行った。その結果6Gbpsの動作を確認した。高速性能が発現した理由は特に電源・グランドペアの伝送線路の効果が大きいことが判明した

収録刊行物

詳細情報 詳細情報について

  • CRID
    1390282680532341376
  • NII論文ID
    130004589011
  • DOI
    10.11486/ejisso.20.0.39.0
  • データソース種別
    • JaLC
    • CiNii Articles
  • 抄録ライセンスフラグ
    使用不可

問題の指摘

ページトップへ