Si基板に格子整合したIII‐V‐N混晶の成長とデバイス応用

  • 若原 昭浩
    豊橋技術科学大学 大学院工学研究科電気・電子情報工学系
  • 山根 啓輔
    豊橋技術科学大学 大学院工学研究科電気・電子情報工学系

書誌事項

タイトル別名
  • Heteroepitaxy of lattice-matched III‐V‐N/Si and its applications
  • Si基板に格子整合したⅢ-V-N混晶の成長とデバイス応用
  • Si キバン ニ コウシ セイゴウ シタ Ⅲ-V-Nコンショウ ノ セイチョウ ト デバイス オウヨウ

この論文をさがす

抄録

<p>シリコン(Si)基板上への,化合物半導体のヘテロエピタキシャル成長について,近年の評価技術の進歩により,かつては推測で議論されていた現象を実際に観測することが可能となっている.このことにより,Si基板上に低転位のGaPテンプレートが実現され,Siと格子整合するIII‐V‐N混晶によるバンドギャップエンジニアリングや導電性制御が達成され,デバイス応用が現実のものとなりつつある.本稿では,III‐V/Si成長時のキーテクノロジーとなるSi表面制御,欠陥抑制のための表面核形成制御技術,Siと格子整合するGaAsPN混晶の成長と導電性制御,およびデバイス応用に向けた取り組みについて解説する.</p>

収録刊行物

  • 応用物理

    応用物理 87 (7), 494-500, 2018-07-10

    公益社団法人 応用物理学会

詳細情報 詳細情報について

問題の指摘

ページトップへ