800Mbps動作DDRメモリ対応DLLおよび90°位相シフタ

書誌事項

タイトル別名
  • A Delay-Locked Loop and 90-degree Phase Shifter for 800Mbps Double Data Rate Memories

この論文をさがす

説明

高速メモリ用DLL回路および90゜位相シフタを0.35umCMOSプロセスで開発した。本DLL回路では, チップの温度変化によるロック外れを防ぐために, ロック外れ検出・リカバー回路を新たに考案した。また, 90゜位相シフタはEXOR論理による遅延制御回路で構成されている。測定の結果, 800Mbps動作時で位相オフセット120ps以下, ジッタ100psを実現している。また消費電力は2.5V電源電圧, 800Mbps動作時で35mWとなる。

収録刊行物

参考文献 (9)*注記

もっと見る

詳細情報 詳細情報について

  • CRID
    1571980077286703616
  • NII論文ID
    110003200559
  • NII書誌ID
    AN10012954
  • 本文言語コード
    ja
  • データソース種別
    • CiNii Articles

問題の指摘

ページトップへ