低電力32Mビット・ページモードマスクROM

  • 河内 修一郎
    シャープ株式会社IC天理事業本部 メモリー技術センター
  • 松山 隆介
    シャープ株式会社IC天理事業本部 メモリー技術センター
  • 堀田 泰裕
    シャープ株式会社IC天理事業本部 メモリー技術センター
  • 岡田 幹郎
    シャープ株式会社IC天理事業本部 メモリー技術センター
  • 次田 博
    シャープ株式会社IC天理事業本部 メモリー技術センター

書誌事項

タイトル別名
  • A 3.3V 32Mbit Page Mode MASK ROM with Low Power Sensing Scheme

この論文をさがす

説明

チップ面積及び消費電流の増大を大幅に抑制した32Mビット・ページモードマスクROMを開発した. 高速, 低消費電流化の為に新規バンク選択方式メモリアレイ, 新規ページモード読み出し方式, バーストモードデコーダを開発した. その結果, マスクROMの特徴を損なうことなく1層アルミ1層ポリシリコンのシンプルなプロセスにてバーストアクセス20ns, 動作電流25mAを実現した.

収録刊行物

参考文献 (3)*注記

もっと見る

詳細情報 詳細情報について

  • CRID
    1573387452256482560
  • NII論文ID
    110003309670
  • NII書誌ID
    AN10013254
  • 本文言語コード
    ja
  • データソース種別
    • CiNii Articles

問題の指摘

ページトップへ