低電力32Mビット・ページモードマスクROM
書誌事項
- タイトル別名
-
- A 3.3V 32Mbit Page Mode MASK ROM with Low Power Sensing Scheme
この論文をさがす
説明
チップ面積及び消費電流の増大を大幅に抑制した32Mビット・ページモードマスクROMを開発した. 高速, 低消費電流化の為に新規バンク選択方式メモリアレイ, 新規ページモード読み出し方式, バーストモードデコーダを開発した. その結果, マスクROMの特徴を損なうことなく1層アルミ1層ポリシリコンのシンプルなプロセスにてバーストアクセス20ns, 動作電流25mAを実現した.
収録刊行物
-
- 電子情報通信学会技術研究報告. SDM, シリコン材料・デバイス
-
電子情報通信学会技術研究報告. SDM, シリコン材料・デバイス 96 (226), 85-90, 1996-08-23
一般社団法人電子情報通信学会
- Tweet
詳細情報 詳細情報について
-
- CRID
- 1573387452256482560
-
- NII論文ID
- 110003309670
-
- NII書誌ID
- AN10013254
-
- 本文言語コード
- ja
-
- データソース種別
-
- CiNii Articles