POLY-Si MOS TFTの高電圧ストレス印加による効果
-
- ADAN A. O.
- シャープIC事業本部
-
- 有村 公晴
- シャープIC事業本部
書誌事項
- タイトル別名
-
- The Effect of High Voltage Stress on Poly Si MOSTFT
この論文をさがす
説明
SRAMに応用されるPolySi PMOS TFTのホットキャリア効果について解析を行なった。OFF状態のTFTデバイスにストレス(Vds〉-7V)を加えるとOFF電流が1, 10以下に減少,またGate Induced Drain Leakage(GIDL)の抑制も確認され,400℃アニールを行なうとデバイスの特性はストレス印加前に戻ることも確認された。ホットキャリア効果,リーク電流のメカニズム及びゲート電流の間に関係があることが明らかになった。ゲート電流の増加はゲート・ドレインオーバーラップ部のバンドーバンド間トンネリングで生じるドレインリーク電流のドレイン電圧に起因している。ストレス印加によるOFF電流の減少とGIDLの抑制はゲート酸化膜中に捕獲されたホットエレクトロンの効果により生じているが,この現象は測定したゲート電流との関係により説明できる。
収録刊行物
-
- 信学技法
-
信学技法 93 (172), 43-50, 1993
一般社団法人電子情報通信学会
- Tweet
キーワード
詳細情報 詳細情報について
-
- CRID
- 1573387452256762112
-
- NII論文ID
- 110003309875
-
- NII書誌ID
- AN10013254
-
- 本文言語コード
- ja
-
- データソース種別
-
- CiNii Articles