書誌事項
- タイトル別名
-
- Process compensation techniques for low-voltage CMOS digital circuits
- 低電圧CMOSディジタル回路の特性バラツキ補償技術の構築
- テイデンアツ CMOS ディジタル カイロ ノ トクセイ バラツキ ホショウ ギジュツ ノ コウチク
この論文をさがす
抄録
低電圧CMOSディジタル回路において,しきい値電圧のバラツキは回路特性を大きく変動させる.そこで本稿では,CMOSディジタル回路の特性バラツキをオンチップで補正する集積回路技術を提案する.この回路技術は,回路動作のバラツキの原因となるオン電流のバラツキを,プロセス変動バラツキに強いリファレンス電流に規定することでディジタル回路の特性バラツキを抑制する.提案回路は,温度変動による動作バラツキにも適応可能である.この回路を0.35μm CMOSパラメータにより設計を行い,SPICEシミュレーションにより補正動作を確認した.また,モンテカルロ解析により提案回路の有効性を確認した.本提案回路技術を適用することで,ディジタル回路の遅延時間バラツキを約65%補正可能である.これにより歩留まりの向上や設計動作マージンの緩和が期待できる.
収録刊行物
-
- 映像情報メディア学会技術報告
-
映像情報メディア学会技術報告 32.45 (0), 49-54, 2008
一般社団法人 映像情報メディア学会
- Tweet
キーワード
詳細情報 詳細情報について
-
- CRID
- 1390282679504454912
-
- NII論文ID
- 110007384714
-
- NII書誌ID
- AN1059086X
-
- ISSN
- 24241970
- 13426893
-
- NDL書誌ID
- 9709710
-
- 本文言語コード
- ja
-
- データソース種別
-
- JaLC
- NDL
- CiNii Articles
-
- 抄録ライセンスフラグ
- 使用不可